大比特商务网旗下:
智能照明 智能家电 AI+IoT与智能家居 电机驱动与控制 快充与无线充 电驱动与BMS 锂电保护与BLDC 智能四表 汽车照明
广告
广告
您的位置: 半导体器件应用网 >>行业要闻 >> 行业新闻 >> Intel 10nm++ Tiger Lake晶圆首曝:核心面积增大20%

Intel 10nm++ Tiger Lake晶圆首曝:核心面积增大20%

2020-01-14 10:09:58 来源:快科技

【大比特导读】CES2020大展上Intel首次公开了下一代移动平台TigerLake(或将命名为十一代酷睿)的部分细节

采用10nm+工艺,集成新的WillowCoveCPU核心、XeLPGPU核心,IPC性能提升超过两位数,同时大大增强AI性能。在会后的内部展示上,Intel首次拿出了TigerLake的晶圆供大家鉴赏。

Intel 10nm++ Tiger Lake晶圆

事实上,Intel虽然官方称Tiger Lake使用的10nm是增强版10nm+,但严格来说将会是第三代(10nm++)。

在此之前,第一代10nm工艺的Cannonn Lake因为完全不合格而胎死腹中,只留下一颗双核心而且无核显的i3-8121U。目前的Ice Lake使用的已经是第二代(10nm+),频率仍然不过关,最高只能做到4.1GHz。

在工艺不达标的情况下,Ice Lake、Tiger Lake都只会出现在U/Y系列低功耗移动平台上,还有服务器。

Intel 10nm++ Tiger Lake晶圆

从晶圆上可以清楚地看到Tiger Lake的内核,包括四个CPU核心(左侧上方和下方)、GPU核心(右侧)等,根据测量核心面积是13.64×10.71=146.10平方毫米,相比于11.44×10.71=122.52平方毫米的Ice Lake增大了约20%,其中宽度不变,长度增加2.2毫米。

增大的部分主要来自GPU核显,架构升级,执行单元也从64个增至96个。

Intel 10nm++ Tiger Lake晶圆

Intel 10nm++ Tiger Lake晶圆

搭载Tiger Lake的Intel史上最迷你主板

 

声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,

我们将及时更正、删除,谢谢。

  • 赞一个(
    0
    )
  • 踩一下(
    0
    )
分享到:
阅读延展
晶圆

微信

第一时间获取电子制造行业新鲜资讯和深度商业分析,请在微信公众账号中搜索“大比特商务网”或者“big-bit”,或用手机扫描左方二维码,即可获得大比特每日精华内容推送和最优搜索体验,并参与活动!

发表评论

  • 最新评论
  • 广告
  • 广告
  • 广告
广告
Copyright Big-Bit © 1999-2016 All Right Reserved 大比特资讯公司 版权所有      未经本网站书面特别授权,请勿转载或建立影像,违者依法追究相关法律责任