搜索结果:找到 “关键字” 相关内容 2个, 当前显示 10 条,共 1 页
每一代高端处理器、FPGA 和 ASIC 都因更重的负载而增加了电源的负担,但是系统设计师很少为了符合这种功率增大的情况而额外分配宝贵的系统电路板空间。
在密集排列的系统电路板上,开关模式DC/DC 稳压器具有较低的热耗散。然而,电流的快速切换、定义不完备的布局、电感器等组件的放置和选择使组成的电路有可能成为主要的EMI(电磁干扰)源。此外,当多个DC/DC 开关模式稳压器并联潜在的干扰和噪声问题可能恶化。如果所有组件都在类似的频率工作(切换),能量都集中在一个频率上。这种能量的存在可能成为一个隐忧,尤其是当PC 板上其余的IC 及其它系统电路板互