NS新型低功耗8位ADC适合卫星通讯应用
2007-02-05 18:06:12
来源:半导体器件应用网
美国国家半导体(National Semiconductor,NS)推出一款号称业界最低功耗的8位、1GSPS双信道CMOS模拟/数字转换器(ADC),其特点是符合宽频及高速卫星通讯系统的严格技术要求。
这款型号为ADC08D1000WG-QV的模拟/数字转换器采用128引脚多层式的CQFP封装,以每信道功率800mW为例来说,其功耗远远低于竞争产品,同时取样速度则高达1GHz以上,而有
效位数(ENOB)也较大,因此可以准确测量高频讯号的电位。
ADC08D1000WG-QV芯片符合业界就有关航天设备而制定的严格技术规定,例如单事件锁存(SEL)功能可以防范高达120MeV的辐射,而总电离量则达300Krad (Si)。这款模拟/数字转换器是卫星通讯系统讯号路径的主要组件之一,不但具备低功耗,在讯号/噪声比及失真方面亦表现卓越,可以准确捕捉真实世界传送的模拟讯号,然后将之转为数字讯号,以作进一步的处理。
ADC08D1000WG-QV芯片能以高达1.2GSPS的取样速度将两个输入讯号转换为8位分辨率的数字讯号,而且只需1.9V的额定供电电压,作业时每信道的功耗更低至只有800mW。由于这款芯片具有独创而且可全面程序设定的双边取样功能,让两个内建的转换器可以交替作业,因此每信道的取样速度可以高达2GSPS。
每一模拟/数字转换器都内建1:2解多任务器,其主要任务是为两个低电压差动讯号(LVDS传输)总线提供讯号,使每一总线的资料输出速度可以降低至取样速度的一半。
NS的ADC08D1000WG-QV芯片采用设计独特且效能更高的特快折迭/内插架构。折迭功能可以减少所需比较器的数目,而内插功能则可减少所需前端放大器的数目,因此采用折迭/内插架构可以大幅节省耗电以及减轻输入讯号的负载。
若以1GHz的速率进行取样,ADC08D1000WG-QV芯片的最低有效位(LSB)微分非线性特性(DNL)可达0.15LSB,若以498MHz的输入频率(即尼奎斯特频率)作业,这款芯片的有效位数(ENOB)仍高达7.4。这款转换器的位错误率(BER)低至只有10-18,而采用关机模式时,功耗则不超过3.5mW (典型值)。
ADC08D1000WG-QV芯片可在-55℃至125℃的广阔温度范围内作业,而且保证“不会遗漏代码”。该芯片并设有以指令控制的校准模式,以免单事件效应(SEE)触发激活系统,进行不必要的校准作业。由于这款产品设有这些功能,因此可以支持效能及准确度要求均极高的航天设备。
新款芯片采用128引脚多层式CQFP封装,已有量产供货。这款芯片符合航天科技部门有关MIL-STD-38535 QML第5级(level V)的严格规定,并以5962-0520601VZC标准军事绘图系统(SMD)为名称出售。
本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
暂无评论