瑞萨科技开发出微控制器用新型CPU架构
2007-05-30 09:33:15
来源:半导体器件应用网
瑞萨科技公司(Renesas Technology Corp.)日前宣布正在开发一种新的CPU架构取代单核">CPU架构,将为上一代微控制器(MCU)提供代码效率、处理性能(MIPS/MHz)和功耗方面革命性的增强能力。基于这种新型架构,瑞萨将推出可满足16和32位市场需求,同时与瑞萨现有MCU保持兼容性的两款CPU。该架构将为市场提供升级路径,同时也为瑞萨的MCU客户提供了一种强大而具有竞争优势的系统解决方案。
新型架构在瑞萨科技当前提供的M16C和H8S 16位CPU及R32C和H8SX 32位CPU基础上进行了创新,同时与现有系列CPU的指令集、外设寄存器设置和开发工具兼容。它将结合M16C和R32C CPU的代码效率及H8S和H8SX CPU的高速数据处理能力。此外,新型CPU架构将进一步扩展两个系列所特有的低功耗和低噪声性能。利用这些能力,瑞萨旨在实现良好的整体性能,包括代码效率、处理性能(MIPS/MHz)、功耗和成本优势。通过使用这种新的架构,瑞萨旨在将代码大小减少30%,CPU功耗降低50%。
新型CPU的开发
集成了基于新型架构器件的CPU将具有从16位到32位CISC的性能。它们将非常易于使用,并将缩短系统制造商的开发时间。此外,通过保持与现有产品的兼容性,新型CPU将有助于现在和未来的客户节省其设计投资。
瑞萨的标准开发环境“High-performance Embedded Workshop”也将提供对新型CPU及现有MCU的全面支持。这将有助于简化从现有产品到基于新型CPU的MCU的软件资源移植,同时加速新软件的开发和调试。为了确保客户有机会接触丰富选择的开发工具,瑞萨将继续与第三方公司进行合作,通过瑞萨联盟合作伙伴计划网络积极分享有关新型架构的信息。
公司还将继续开发新产品,为使用当前MCU产品的客户提供支持。新型CPU的规格将于2008年初发布,预计第一个采用新的CPU、基于瑞萨90nm闪存MCU工艺的器件将于2009年第二季度推出。预计汽车应用的器件将在非汽车应用器件之后推出,具体时间表将根据市场需求确定。
本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
暂无评论