有关“数字系统”的最新话题,搜索60 次
信号通过周边电磁场相互耦合会产生噪声,这就是串扰的来源,它将引起数字系统的误码。一旦这种噪声在相邻传输线上出现,它将和任何其它信号一样的传播,最终被传输到传输线末端的接收机上,这种串扰将会影响 到接收机所能承受的噪声的裕量。在低端的模拟应用中,小到0.01%的串扰也许是可以接受的,在高速数字应用中,一般能接受高达5%的串扰。
随着数字信号处理器DSP的发展,使数字式的开关电源能达到较高的开关频率。相对模拟系统而言,数字系统在开关电源中具有设计周期短、灵活多变、易实现模块化管理、能够消除由离散元件引起的不稳定和电磁干扰等优点。因此,数字电源在高精度电源中的应用越来越广泛,成为现代电源技术发展的一个重要方向。
随着计算机与微电子技术的发展,电子设计自动化EDA领域已成为电子技术发展的主体,数字系统的设计正朝着速度快、容量大、体积小、重量轻的方向发展。推动该潮流发展的引擎,就是日趋进步和完善的CPLD(Complex Programmable Logic Device)设计技术。
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了系统的开发时间,提高了工作效率。本文介绍一种以FPGA为核心,以VHDL为开发工具的数字秒表,并给出源程序和仿真结果。
安捷伦科技公司(NYSE:A)宣布推出经济型半永久性焊入式探测解决方案,用于 InfiniiMax III 示波器探头系统。工程师可以使用该附件进行高速信号测量,包括高速数字系统设计验证、元器件设计/表征和差分串行总线测量。
EDA技术以可编程逻辑器件FPGA和CPLD及其开发系统为硬件平台,以EDA开发软件如Max+PlusⅡ为开发工具,基于逻辑功能模块的层次化设计方法设计数字系统。Max+PlusⅡ设计可采用原理图、硬件描述语言(VHDL)等多种输入方式,并支持这些文件的任意混合设计。对于不同层次,可采用不同的输入方式进行设计。由于VHDL擅长描述模块的逻辑功能,所以在对底层模块设计中,常采用VHDL进行描述,而原
全球示波器市场的领导厂商—泰克公司日前宣布,将与ANSYS公司携手,举办高速串行设计从软件仿真到硬件测试的联合研讨会,帮助高速数字系统研发工作者应对日益严格的设计挑战,提升产品性能的同时加速开发周期。此次研讨会将分别在台北(3月8日)、北京(3月10日)、上海(3月15日)和深圳(3月17日)四地举办。欢迎有兴趣参加研讨会的工程师登录:www.tek.com.cn/event/BERT-ANSYS
半导体照明这一新兴领域的出现,使同时专长于电力电子学、光学和热管理学(机械工程)这三个领域的工程师成为抢手人才。目前,在三个领域都富有经验的工程师并不很多,而这通常意味着系统工程师或者整体产品工程师的背景要和这三大领域相关,同时他们还需尽可能与其他领域的工程师协作。系统工程师常常会把自己在原有领域养成的习惯或积累的经验带入设计工作中,这和一个主要研究数字系统的电子工程师转去解决电源管理问题时所遇到
近年来,随着集成电路技术的迅猛发展,特别是可编程逻辑器件的高速发展, EDA(Electronic Design Automation,电子设计自动化)技术成为电子设计工程师的新宠。EDA技术以计算机为工具完成数字系统的逻辑综合、布局布线和设计仿真等工作。电路设计者只需要完成对系统功能的描述,就可以由计算机软件进行系统处理,最后得到设计结果,并且修改设计方案如同修改软件一样方便。利用EDA工具可以