基于SH88F516单片机的人民币伪钞鉴别仪的实现
在与假钞技术展开的拉锯战中,为了最大程度的维护消费者利益和财产,验钞机的鉴伪能力亟待提高和更新。验钞机市场潜在的发展空间是巨大的。目前基于验钞机的国家标准为1997年国家技术监督局批准的GB 16999-1997。
1. 验钞机系统的性能及技术指标
相关的主要性能及技术指针如下列表所示:
验钞机的鉴别速度定义如下:
单位鉴别速度 = 鉴别张数 / 鉴别时间(min)
目前验钞机的进钞容量在100~200张/次,工作速度范围在900张 / 分钟~1200张 / 分钟范围内,对应50ms / 张~66ms /张。
2. 验钞机系统的检测手段
通用型验钞机需实现的功能如下:
a. 异常钞票识别(半张,连张,重张,窄钞识别等)
b. 只能点钞,分版处理,清点计数,预置计数
c. 鉴伪功能
d. 人民币分版功能
e. 外接显示器
f. 遇伪报警提示
g. 自动启停功能
h. 自适应技术(内部自适应比较器)
i. 自动吐钞
j. 故障自诊断信息提示
目前用于纸币鉴别的方法很多,有荧光鉴别,磁性鉴别,安全线鉴别,水印鉴别,图形鉴别,纸币纸质综合鉴别,红外鉴别和纸币透光度鉴别等。根据GB 16999-1997标准的有关规定,目前的验钞机必须具备不少于两种鉴别方式。鉴于单片机图像处理能力的限制,普通商用型验钞机主要采用的鉴别方式为荧光鉴别,磁性鉴别和纸币透光度鉴别。
3. 基于SH88F516单片机的验钞机系统方案及芯片特点
3.1 中颖电子SH88F516单片机的部分资源
SH88F516含有丰富的内建资源,基于验钞机系统的主要资源如下:
增强型8051微控器内核,速度比传统8051快10倍左右,支持C语言编程
36/40个CMOS双向I/O管脚(4种可选结构:准双向结构、推挽结构、仅输入结构及开漏结构)
64K byte Flash程序存储器,内建1K类EEPROM存贮空间
低功耗设计:空闲模式25uA、掉电模式不高于10uA
3个16位定时器 / 计数器 T0 , T1 , T2
增强型通用异步收发器(EUART0和EUART1)
内建2个模拟数字比较器(CMP)
内建比较功能的8通道10位模数转换器(ADC)
丰富的中断源:Timer0, Timer 1, Timer 2
INT0, INT1, INT4(8输入通道)
PWM,CMP0,CMP1等
3.2 验钞机系统构成
普通商用型验钞机系统通常包括键盘与LED显示模块,检测模块,声光报警模块,机械传动模块几部分。以下为验钞机系统构成图。
3.2.1 入钞 / 接钞检测及电机控制子系统
验钞机系统的入钞/出钞检测子系统框图如图2所示。其中,光脉冲检测部分由位于发射管和接受管转动码盘两侧的红外光点传感器构成,脉冲信号无需整形电路即可直接送入SH88F516计数,通过TIMER溢出中断判断是否已送入钞票,并依此通过PORT口控制电机以启停接钞轮,传动轮等机械传动装置。
图2 验钞机系统入钞/出钞检测子系统框图
3.2.2 安全线磁性检测模块
安全线磁性检测模块的磁信号处理子系统框图如下所示:
图3 验钞机系统磁性检测子系统框图
依据验钞机鉴伪技术指针规定,验钞速度范围为50ms / 张~66ms / 张。而每张钞票上产生的磁脉冲个数范围在20至40个,考虑来自电源的50Hz工频干扰,故芯片外围需提供低端及高端截至频率范围在100Hz~1.6kHz以内的带通滤波器。图4为经过滤波及放大后得到的50元面值磁信号波形示意图。信道3为原始信号,信道4为内建比较器电平比较及反相控制后获得与信号峰值相对应的脉冲。该系列脉冲的下降沿触发外部中断并控制ADC对脉冲的幅值信号进行采集,从而获得钞票上安全线磁信号的幅值信息。软件对信号的幅频信息进行数据处理和比较以实现鉴伪的目的。
图4 验钞机系统磁性检测模块磁信号波形示意图
3.2.3 红外穿透检测模块
红外穿透检测模块子系统框图如图5所示。其中红外光电传感器由一个红外发光二极管及一个光敏三极管构成。通过钞票经过时对红外光的遮挡在传感器输出端产生脉冲序列从而实现钞票的计数及显示。左右两对红外光电传感器的间距设置用于检测是否有残钞通过。
图5 验钞机系统红外穿透检测模块子系统框图
3.2.4 蜂鸣报警,按键及显示控制
SH88F516有丰富的CMOS双向I/O管脚资源,且可设置为双向、推挽、仅输入及开漏四种结构。便于蜂鸣报警,语音提示,键盘及串口显示控制。
3.2.5 验钞机系统的软件设计
SH88F516提供丰富的存储资源。1K的类EEPROM存储空间便于储存系统控制及数据处理软件程序。此外还提供了64K byte Flash程序内存,支持在线编程(ICP)模式、在系统编程(ISP)和扇区自编程(SSP)模式的操作。其中,ISP模式仅通过串口即可下载用户程序。在FLASH区域中,除了能够保存程序代码,还能保存数据,用户也可将采集到的各类信号的记录数据保存其中。
与验钞机系统硬件对应的软件实现主要流程如下图所示:
图6 验钞机系统控制主流程
3.3 SH88F516的附加优势资源
3个8位PWM定时器
提供SPI通信接口
内建振荡器失效检测功能,低电压检测功能(LPD)及低电压复位功能(LVR)以确保系统可靠性
支持两种低功耗省电运作模式:空闲模式及掉电模式
4.结束语
本文给出了基于中颖电子SH88F516单片机为核心的验钞机设计方案,充分利用了该芯片内建ADC,比较器模块,具备电路简单、验钞迅速、成本低廉等特点,具有较高的设计参考价值,可供电子爱好者或业内设计人员参考。
暂无评论