基于原型验证系统的高清视频编解码样例设计

2012-08-27 11:27:26 来源:电子工程世界

摘要:  日前,北京亚科鸿禹电子有限公司发布一套基于其最新研发的原型验证系统“VeriTiger-DH2000T” 的应用设计。将高清视频采集,H.264数据压缩,H.264数据解压缩,1080P/60Hz视频显示等设计模块,集成至一块FPGA芯片内。结合亚科鸿禹自己研发的“Prototype Wizard”调试助手,极大地简化了SOC设计中的逻辑分割;模块划分;高速率大吞吐量的数据传输带来的设计复杂度。

关键字:  高清视频采集,  FPGA芯片,  视频处理样例系统

日前,北京亚科鸿禹电子有限公司发布一套基于其最新研发的原型验证系统“VeriTiger-DH2000T” 的应用设计。将高清视频采集,H.264数据压缩,H.264数据解压缩,1080P/60Hz视频显示等设计模块,集成至一块FPGA芯片内。结合亚科鸿禹自己研发的“Prototype Wizard”调试助手,极大地简化了SOC设计中的逻辑分割;模块划分;高速率大吞吐量的数据传输带来的设计复杂度。

数字高清视频编解码和视频处理样例系统,是基于ARM公司的标准ARM11处理器,外接标准500Mega 高清sensor采集卡,SAAIF视频处理芯片,H.264编解码IP,高清视频输出IP。实现实时的1080P/30Hz 的高清数据采集,压缩,传输,显示处理。亚科鸿禹能够提供一整套基于此设计的演示方案。

图一:高清视频压缩/解压缩显示方案结构图。

随着IC制造工艺的进一步提升,高密度,高集成度的多媒体处理芯片层出不穷。我们研究分析了目前的市场上的大多数多媒体处理芯片,一般都是采用双核Cortex A8(甚至4核)+ 多2D /3D GPU+ 1080P VP8+VoIP+ATSC-T/MH的解决方案,这样一来,为在芯片设计的原型验证阶段带来了极大的挑战。众所周知目前市场上的原型验证解决方案,一般都是集成多颗FPGA,多颗FPGA之间采用模块分割的方法来解决单颗验证容量过低的问题。这样一来,模块划分和逻辑调试会为设计引入极大地挑战。因此,一款单颗高容量的原型验证系统就变的非常迫切。亚科鸿禹公司从2010年开始就投入大量设计资源,开发了针对Xilinx公司的XC7V2000T的解决方案VeriTiger-DH2000T。

VeriTiger-DH2000T的原型验证系统是基于目前单颗ASIC容量最高的FPGA芯片(XC7V2000T)的原型验证方案,可提供4Million 的ASIC设计资源。同时,板上集成PCI-eX8 接口,SATA接口,QSFP光口模块,大量的SMA接口,以利于用户实现高速串行数据应用方案。同时,整合的高性能,低抖动时钟解决方案可提供20Mhz~200Mhz的输入全局时钟,HSPI接口的可扩展IO为用户提供1320个通用IO,546个片间互联IO可以满足您逻辑扩展的需求。板载千兆以太网方案,为您实现高速PC互联提供可用资源。

图二:VeriTiger-DH2000T系统结构图。

PrototypeWizard 软件,是2012年亚科鸿禹推出的原型验证调试工具。通过USB接口与计算机互联,可以为用户实现:下载配置;HYBUS总线调试;IO自测试功能;串行端口调试功能;时钟管理;电源管理;SD卡配置管理;板级温度检测的功能。

图三: PrototypeWizard界面结构。

亚科鸿禹电子有限公司,通过10年的SOC/IC设计行业的服务经验,可以为您提供整套的基于FPGA的SOC/IC 设计服务方案,为您减少产品上市时间,降低验证风险提供有力的帮助。

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
Big-Bit 商务网

请使用微信扫码登陆

x
凌鸥学园天地 广告