现代电表网络跨接故障校正方法

2013-12-24 16:45:23 来源:http://ic.big-bit.com/|3 作者:Thomas Kugelstadt,德州仪器 (TI) 高级系统工程师 点击:1278

$电表网络是一种典型的主/从系统,其主节点(放置在控制中心内)的主机处理器按序对总线上的多个从节点(位于单个终端客户的营业场所内)进行寻址。

单个网络通常由多达60个节点组成,因此如果在网络安装期间没有预防措施或者网络工作期间没有相应纠正办法的话,双绞线总线的两条导线发生意外跨接的可能性非常高。

美国和欧洲的各大电表公司主要依靠经过严格培训的网络安装人员,并利用视觉区分方法,即以不同颜色标示线缆作为防止跨接的措施。这种方法允许使用标准收发器和线缆,例如:隔离式RS-485收发器和5类线缆。

为了进一步降低接线错误的风险,最近的一些网络设计纷纷使用一种被称作训练序列的方法,它让从节点适应主节点的信号极性。在这种序列中,主节点向所有从节点广播一种独特的位模式。最初于上电期间存储在每个从处理器内的相同位模式,与主节点所发送的模式进行比较。如果模式匹配,则从节点保持其信号极性。如果不匹配,则从处理器反转接收数据和发送数据的信号极性。这种反转通常通过从处理器内的互斥或(Exclusive-OR)函数来完成,并不要求对硬件设计进行任何修改。因此,仍然维持了$标准收发器的正常工作。

与这种方法形成对比的是,亚洲电表公司推动发展更为低成本的网络设计,它们利用:

l 经验不足的网络安装人员

l 低成本、非颜色编码线,而非双绞线

l 具有集成信号极性校正的专用收发器

图1显示了使用TI SN65HVD888极性校正(POLCOR)收发器的典型电表网络。主节点包含一个故障保护偏置电阻器网络(RFS和RT),用于确定总线的信号极性。主节点和从节点均要求使用完整极性校正逻辑,目的是在总线闲置期间匹配总线的信号极性。这种校正逻辑由一个去抖动滤波器组成,其去抖动时间可区分相同信号极性长数据串时间和实际总线闲置时间。由于SN65HVD888的工作温度范围较宽,因此tFS(min)= 44 ms下限和tFS(max)= 78 ms上限之间的去抖动时间不同。

图1 使用POLCOR收发器的典型电表总线

 

 

这就意味着,一个存在时间短至44ms的恒定总线电压可以发起极性校正。因此,连续0位的数据串必须短于44ms,以避免引起极性校正。在网络上电或者安装一个新的总线节点以后通常都会要求进行极性校正,它要求总线闲置电压的存在时间长于78ms,以确保极性校正完成。

因此,时间短于44ms的恒定总线信号被视为有效数据。那些超出78ms的信号则被视为总线闲置状态。只有小于负接收器输入阈值(VIT_)的差分电压才引起校正逻辑反转信号极性。否则,收发器维持其极性状态。图2显示了一个上电序列以后的极性校正例子。

在上电期间,接收器输出(R)未定义。一旦从节点电源(VSS)稳定以后,总线必须闲置至少tFS(max),以确保极性校正完成。由于跨接故障,主节点故障保护网络(VAB(M))的正总线电压会以负的形式出现在收发器输入端。因此,在tFS(max)结束以后,$收发器的内部极性被切换,以反转接收和发送数据极性。所以, 负输入电压(VAB(S))被转换为正输出电压。

tFS(min)= 44 ms的最小去抖动时间,允许传输11个0位的250-bps UART框架,并且不触发POLCOR逻辑。选择250 bps的位速率,其低于电表使用的300 bps最小位速率。图3显示了UART框架的结构以及其起始、数据、极性和停止位。

图2 上电以后的极性校正时序

 

 

图3 标准UART框架不会触发极性校正

 

 

使用DL/T645协议实现极性校正

电表协议标准DL/T645说明了如何区分相同极性长数据串和总线闲置状态。图4表明了340078.56 W的举例功率值如何在主从节点内得到处理。
[page]

图4 给原始发送数据增加33h以确保相同极性短位串

 

 

DL/T645协议要求驱动从节点的测得小数值,分成多个两位数组。每个两位数对被转换为16进制格式(使用“h”表示)。当这些16进制值到达驱动器输入端时,增加33h值。然后,通过总线到主节点的驱动器输出,发送所得到的和值。

在接收主输入端,用接收和值减去33h,得到最初的原始发送数据。另外,数据处理再把16进制值转换回小数格式。

图5显示了300bps最小速率下工作的DL/T645规范数据框架,并将其同44ms的最小去抖动时间进行比较。这里,DL/T645协议要求10个0位数据串(8个数据位加上起始位和校验位)被转换为最大两个连续1或者0位的位序列。但是,由于起始位始终为0,因此在框架一开始,会出现三个连续0位的最大情况。然而,其相加时间为10ms,太短以至于无法引起意外极性校正。根据框架开始的三个0位,添加一个位作为保护带以后,我们可以知道数据速率可安全地降低到什么程度。如果四个位分布于44ms时间窗口,则位间隔变为11ms。这带来1/11 ms ~ 91 bps的最小数据速率。因此,我们可以肯定地说,SN65HVD888收发器支持低至100 bps的DL/T645规范数据速率。

图5 DL/T645规范数据框架不会错误触发极性校正

 

 

总线负载

为了确定主节点可以驱动的最大从节点数,需对两种负载状态进行评估—动态或者AC负载以及静态或者DC负载。

AC负载

当主节点命令某个从节点发送数据并且该从节点对这种请求做出响应时,数据传输期间存在AC负载。在这种正常工作期间,总线上出现信号瞬态,其受到总线缆线电容、节点连接器、收发器输入和电源的影响。为了最小化容抗对信号的影响,电表网络工作在300 bps到20 kbps的低数据速率下。因此,下面内容仅考虑电阻性负载。

图6显示了主节点及其故障保护偏置网络和远程从接收器之间的一个简化数据链。由于它们的电容较大,主节点(VSM)和从节点(VSS)的电压电源可被看作是AC信号的短路。所以,对于主节点来说,两个故障保护电阻器(RFS)串联,并与端接$电阻器(RT)并排放置。以类似方法连接从节点。这里,内部DC偏置电阻器(R2和R3)相互并联,并且其组合电阻与典型高阻抗R1串联。有时,外部上拉/下拉电阻器(分别为RPU和RPD)用于进一步对节点输入进行偏置。这些电阻器什么作用也没有,只会增加总线的负载,因为它们与接收器的内部电阻网络并联。

图6 简化版数据链

 

 

请注意,当RFS保持在1 kΩ到2 kΩ之间时,足以在主节点对低阻抗偏置网络的整条总线进行偏置,无需再在从节点进行偏置。
 

图7显示了所得到的等效AC电路。这里,2RB/n代表多(n)收发器的输入电阻。由于EIA-485标准规定了最大差分驱动器负载为RL= 54 Ω,因此总线所有电阻的并联组合必须不得超过该值。方程式1表示了这种要求:

 

 

求解n得到方程式2,得到AC负载状态下使用的最大总线节点数:

 

 

两种常用的网络设计如下:

1、主节点使用一个RT=120 Ω且RFS= 1 kΩ的故障保护网络,而每个从节点则通过RPU= RPD= 20 kΩ的外部上拉/下拉电阻器偏置,这样RB~ 18 kΩ。在这些条件下,总线上的最大节点数便被限定在:

 

 

2、另一种情况不使用端接电阻器,而使用10kΩ的高阻抗故障保护电阻器。另外,从节点工作在没有外部偏置的情况下(RPU= RPD= ∞)。这时,RB仅包括接收器的内部电阻(使用SN65HVD888时,其为184 kΩ每输入)。由于这种高阻抗负载,总线节点数理论上会急剧增加至:

 

 

相比仅有40到60个节点的普通电表网络,这两个例子都拥有非常高的总线节点数。下一小节“DC负载”将说明,AC负载评估正在误导我们,因为它并未考虑总线节点电源带来的总线漏电流。

DC负载

当没有收发器主动驱动总线时,总线闲置期间出现DC负载。在这种状态下,主节点电源(VSM)通过附近的故障保护网络驱动电流,从而形成正总线故障保护电压(VFS)。这种电压确定了所有从节点的信号极性。与主节点电源一样,从节点电源(VSS)通过其内部$电阻器网络驱动电流。这种电流的一部分通过输入电阻(R1)泄露进入总线。剩余电流则流经RT,然后通过反向端R1回流(图6)。

正确接线的节点以与主节点电源相同的方向,驱动RT的电流。但是,错误跨接的节点会以相反方向驱动RT的电流。它会减少RT的组合电流,并影响故障保护电压(VFS)。跨接节点达一定数量以后,VFS会变得非常小,以至于降至接收器输入灵敏度以下,使所有总线节点进入不确定输出状态。为了避免出现这种状态,必须规定主节点的故障保护网络,以便即使所有从节点都被跨接也仍然能够保持正VFS。
[page]

图7 等效AC网络

 

 

图8仅描述了一个从节点的这种情况,目的是简化网络内电压和电流关系的数学推导过程。由于VSM等于VSS,因此两个电源可简化为VS。

图8 等效DC网络

 

 

方程式5和6描述了两个现有电压环路,而方程式7则表示了上面相加节点的电流:

 图9显示了RFS的值和主节点电源电流(IM)与总线节点数目的关系。使用方程式11得到图9a,其假设端接电阻器为120 Ω。使用方程式12得到图9b,其假设没有端接电阻器。两幅图的故障保护电压均为110 mV。

图9 有无端接的故障保护电阻(RFS)的效果

 

 

图9c显示了两种情况的主节点电源电流(IM)。尽管低阻抗负载为120 Ω,但使用端接的故障保护网络电流IM仅为1mA,大于无端接电阻器的网络电流IM。

结论

SN65HVD888 POLCOR通过去抖动滤波,提供跨接总线线缆的极性校正。滤波器的最小去抖动时间(tFS(min))决定了相同极性最大连续位时间,而其最大去抖动时间(tFS(max))则决定了一次完整信号极性校正的最小总线闲置时间。

仅在上电序列以后,SN65HVD888才要求进行极性校正。一旦完成,极性状态便存储于收发器内,并一致应用于接收和发送数据。在发送和接收模式之间切换收发器,不会改变极性状态。

这种收发器支持300 bps以下的DL/T645数据速率。推荐故障保护偏置网络使用一个120Ω端接电阻器和两个1.1kΩ故障保护偏置电阻器。

参考文献

1、《带IEC-ESD保护的总线极性校正RS-485收发器》,见于《SN65HVD888产品说明书》

2、《DL/T645-1997多功能瓦时电表通信协议》,中华人民共和国电力部

3、《TIA/EIA-485(RS-485)接口电路》,见于《应用报告》

4、《RS-422和RS-485标准概览与系统配置》,见于《应用报告》

5、《平衡数字多点系统中TIA/EIA-485-A生成器和接收器的电特性》,2003年,电信行业协会

6、《TIA/EIA-TSB 89:TIA/EIA-485-A应用指南》,2006年1月1日,电信行业协会

7、《ISO/IEC 8482:1993年信息技术(系统间远程通信与信息交换)双绞线多点互连》,1993年,国际标准组织

本文由大比特收集整理(www.big-bit.com)

声明:转载此文是出于传递更多信息之目的。若有来源标注错误或侵犯了您的合法权益,请与我们联系,我们将及时更正、删除,谢谢。
Big-Bit 商务网

请使用微信扫码登陆

x
凌鸥学园天地 广告