Altera功能安全包与灵活的FPGA相结合,实现“锁步”处理器解决方案
Altera公司(NASDAQ: ALTR)今天宣布,开始提供面向Nios® II嵌入式处理器的Altera®功能安全锁步解决方案,这一解决方案降低了设计周期风险,帮助系统设计人员简化工业和汽车安全应用的认证。Altera与意大利比萨的功能安全领先供应商YOGITECH联合开发的锁步解决方案采用了Altera FPGA、SoC,认证工具流程,以及YOGITECH的知识产权(IP)内核。这一解决方案帮助客户在Altera FPGA中轻松实现SIL3安全设计,包括低成本Cyclone® V FPGA和MAX® 10 FPGA系列。在11月24号至26号德国纽伦堡举行的SPS IPC Drives大会上,Altera展位(3厅,270号展位)将演示这一解决方案。请访问官网,详细了解功能安全、工业自动化和工业以太网的Altera解决方案。
锁步解决方案采用了YOGITECH业界领先的fRSmartComp技术,为安全相关的集成电路提供宽诊断覆盖范围、自检查和高级诊断特性,并且完全符合功能安全标准IEC 61508和ISO 26262。fRSmartComp技术与Altera灵活的Nios II嵌入式处理器相结合,其诊断覆盖范围在99%以上,而且无需难以开发的ad hoc测试,从而加速了产品面市。
Altera系统架构及功能安全主任Roger May评论说:“采用已经符合工业应用严格的安全需求和标准要求的产品来开发系统,解决了我们客户所面临的设计难题。这一锁步解决方案支持设计人员发挥已经经过认证的Nios II处理器的灵活性优势,迅速将其解决方案推向市场,满足严格的安全要求,同时降低了设计周期风险。”
YOGITECH的CEO Silvano Motto说:“正是由于我们成熟可靠的fRSmartComp技术所具有的探测、自检查和诊断功能,系统开发人员满足了安全标准,并提高了可用性。IP还提供了符合功能安全标准的文档,帮助设计人员促使产品及时面市,从而降低了成本。我非常荣幸的宣布,我们现在可以为Altera FPGA用户提供fRSmartComp解决方案了。”
Nios II处理器简介
Altera Nios II处理器非常灵活,满足了系统设计人员的低成本、实时、安全关键(DO-254)、ASIC优化和应用处理需求。Nios II处理器支持所有Altera SoC和FPGA系列。
fRSmartComp Nios ll技术简介
关于使用了Altera Nios II处理器的锁步解决方案YOGITECH智能比较器的详细信息,请访问官网。
本文由大比特资讯收集整理(www.big-bit.com)
暂无评论