ARM发布CORELINK 400系统IP,释放高性能CPU和GPU系统潜力

2010-11-12 09:40:26 来源:大比特半导体器件网

IP组合帮助系统开发者在具有高度数据生成能力的计算子系统中最大化系统吞吐量

ARM公司今日在加州圣克拉拉举行的ARM技术大会上推出了CoreLink 400系列顺从ARMB® 4协议的系统IP,使得系统设计者能够完全发挥最新的CPUGPU技术的全部潜力。CoreLink 400系列能够对SoC计算系统的性能和效率最大化,这也是先进的移动、消费和企业应用的需求。

CoreLink 400系列完美地补充了最新的ARM Mali-T604和Cortex-A15高性能处理器,后者是针对具有多核处理器簇的复杂SoC而设计的。CoreLink 400系统IP使得设计者能够解决多核一致性、虚拟机、延迟性以及功耗管理等关键问题,确保每一个处理器都能够分享内存资源,并将总体系统性能最大化。

ARM公司处理器部门市场总监Michael Dimelow表示:“我们意识到建立一个复杂的、多核、多媒体并且具有低延迟性、无闭塞内存的计算子系统是一个挑战。软件社区希望在为这些复杂SoC进行设计时具有确定性。好消息是,全新的CoreLink 400系列产品在这些领域提供了合适的硬件辅助,真正能够提高一致性和可移植性。”

高性能的CoreLink CCI-400高速缓存相关互联使得Cortex-A15高速缓存数据能够有效地与Mali-T604 GPU共享,在同一个计算子系统中对吞吐量实现了最大化。CCI-400同时还显著降低了与高速缓存一致性的软件开支,并通过降低芯片外内存处理将延迟性和功耗降到了最低。

CoreLink 400系列还包括一个全新的、完全可配置的、无闭塞性、低延迟性、低功耗的NIC-400网络内联。这一内联能够支持Quality of Service(服务质量),并引入了虚拟网络(Virtual Networks)以确保GPU能够获得所需的带宽,并将CPU的延迟性降到最低。它还加入了细链路(Thin Links),以缓解布线拥挤。

全新的CoreLink DMC-400动态内存控制器提供了一个多通道、高性能接口,符合低功耗DDR2(LPDDR2)和DDR3内存系统的全部规范要求。DMC-400同NIC-400和CCI-400一起,通过使用一个能够以最高效率利用内存接口带宽的基于优先性的调度程序,来提供点到点的服务质量。
Cortex-A15处理器是第一款完全由硬件实现虚拟机的ARM处理器。为了将这一能力推广到所有的SoC上,全新的CoreLink MMU-400内存管理单元能够为其他虚拟机加速内存翻译。

供货

ARM CoreLink 400系列产品今天起已可通过授权获得。欲了解更多关于ARM CoreLink系统IP的信息,请访问:http://www.arm.com/products/system-ip/amba/index.php。

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
Big-Bit 商务网

请使用微信扫码登陆

x
凌鸥学园天地 广告