上海贝岭-半导体 广告 7届电机产业链交流会 广告 2024中国华东智能家居技术创新峰会2 广告 2024第五届中国电子热点解决方案创新峰会2 广告

德州仪器业界集成度最高的时钟生成器系列进一步壮大高精度时钟产品阵营

2009-05-04 09:43:25 来源:大比特资讯
 
        紧凑型时钟解决方案可节省达 50% 的板级空间

    日前,德州仪器 (TI) 宣布推出三款具备一组晶振输入的全新高精度时钟生成器,从而仅需单个器件即可替代多达四个分立的高频晶体振荡器。上述产品可实现低本高效的解决方案,与目前同类解决方案相比,节省板级空间高达 50%。CDCM61004 系列还可实现 500 fs 的集成 RMS 抖动,从而提高系统性能,是数据通信设备的理想选择。

    CDCM61004 系列提供全面集成的电压控制振荡器 (VCO) 支持,以充分满足从 43.75 MHz 到 683 MHz 的宽泛输出频率要求,从而可简化电路板设计,使同一器件能够满足多项标准或多项设计要求。这种时钟生成器的工作功耗不足 500 mW,不但可实现高密度设计,而且可降低功耗30%。 


    主要特性 
    ·输入参照包括常用的晶体频率,如 24.8832 MHz、25 MHz 以及 26.5625 MHz等; 
    ·片上 VCO 的工作频率范围介于 1.75 GHz 与 2.05 GHz 之间,支持的输出频率为 43.75 MHz 至 683 MHz; 
    ·输入晶振旁路模式支持直接调节参照; 
    ·输出可在 LVPECL、LVDS 或 2-LVCMOS 之间进行选择。 

    主要优势 
    ·引脚兼容产品系列可实现相同硬件捆绑; 
    ·高集成与高灵活型 I/O 可最大限度地减少组件数量; 
    ·可缩减板级空间,实现低本高效解决方案; 
    ·低抖动可提高整体系统误码率性能; 
    ·低功耗可实现高密度设计。 
             


    供货情况 

    采用 QFN-32 封装 的 CDCM61004 系列现已投入量产。CDCM61004 具有 4 个 LVPECL/LVDS 或 8 个 LVCMOS 输出。CDCM61002 具有 2 个 LVPECL/LVDS 或 4 个 LVCMOS 输出。CDCM61001 具有 1 个 LVPECL/LVDS 或 2 个 LVCMOS 输出。

 

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
Big-Bit 商务网

请使用微信扫码登陆

x
凌鸥学园天地 广告