瑞昱半导体采用的Calibre PERC执行先进电路的设计检查

2013-07-04 11:53:20 来源:网络

摘要:  Mentor Graphics公司日前宣布瑞昱半导体股份有限公司(Realtek Semiconductor Corp.)目前已开始使用Calibre® PERC产品作为该公司的生产验证工具,用于对其产品设计进行复杂的电学特性检查(ERC)。这些检查有力地保护电路可靠性等重大问题,以避免产生包括静电放电(ESD)在内的潜在风险。Calibre PERC产品取代了此前基于SPICE仿真的电路检查方式,基于SPICE仿真的方法速度缓慢且需要复杂的自定义代码开发。

关键字:  瑞昱混合信号ESD器件

瑞昱副总裁兼发言人陈进兴(Jessy Chen)表示:“完整的电路验证,包括有效ESD保护检查,对于含有混合信号的先进设计至关重要。借助PERC,我们获得了更出色的性能、精确度和灵活性。PERC帮助我们把精力集中在思考更重要的电路设计问题。”

Mentor Graphics® Design-to-Silicon部门的Calibre Foundry项目总监 张淑雯 表示:“我们客户需要在复杂的电路里,开发更完善更自动化的电学规则特性检查,尤其是在多电压以及混合信号环境中。我们会继续提升Calibre PERC的性能,以满足这些新的要求,为客户在电路验证中提供一个灵活的可编程平台。尤其值得一提的是,Calibre PERC的功能已拓展到包含电路中连线的阻值和电流密度检查,能够为像瑞昱这样的客户提供更快速、可重复性更强的方式来验证他们的设计是否符合其可靠性的要求。”

Calibre PERC实现全新电路检查方式

Calibre PERC产品让用户通过定义电路连接信息以及图形的信息,检查出电路中特殊的器件以及电路的结构。例如,它能够识别出电路或网表中有无ESD器件的缺失,也能够寻找出错误的信号通路和其他软件连接的问题。其中包括电井连接错误、悬空器件、连线、管脚、错误的电压连接、过多的栅极串接、错误运用电平位移器、天线效应检查、悬空的电井、最小“热井”宽度检查等等。

本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
Big-Bit 商务网

请使用微信扫码登陆

x
凌鸥学园天地 广告