索尼开发出低耗电A-D转换器 主要面向系统LSI的混载用途
2007-12-20 10:03:00
来源:半导体器件应用网
索尼LSI Design开发出了面向系统LSI混载的低耗电闪存型A-D转换器,将在ISSCC 2008上进行发表。这是一款采用串并联式(Subranging)架构、具有8bit分辨率的A-D转换器。0.7V驱动时的耗电量方面,每次转换仅为290fJ。为面向便携设备系统LSI等的A-D转换器。
新产品通过采用新的处理方式,将前置放大器和比较器的个数减少了一半。因此,估计芯片面积比较小,不过已经公布的产品概要中,没有透露芯片面积等。新产品采用90nm工艺CMOS技术设计。
索尼将要发表的论文题目是“A Split-Load Interpolation-Amplifier-Array 300MS/s 8b Subranging ADC in 90nm CMOS”。耗电量方面,当驱动电压为1.2V、采样速度为每秒300M样本时,每次转换的耗电量为680fJ。290fJ是采样速度为每秒100M样本时的耗电量。
新产品通过采用新的处理方式,将前置放大器和比较器的个数减少了一半。因此,估计芯片面积比较小,不过已经公布的产品概要中,没有透露芯片面积等。新产品采用90nm工艺CMOS技术设计。
索尼将要发表的论文题目是“A Split-Load Interpolation-Amplifier-Array 300MS/s 8b Subranging ADC in 90nm CMOS”。耗电量方面,当驱动电压为1.2V、采样速度为每秒300M样本时,每次转换的耗电量为680fJ。290fJ是采样速度为每秒100M样本时的耗电量。
本文为哔哥哔特资讯原创文章,未经允许和授权,不得转载,否则将严格追究法律责任;
暂无评论