有关“设计套件”的最新话题,搜索89 次
2013 年 8 月 22日 —— 领先的多媒体、处理器、通信和云技术提供商 Imagination Technologies (IMG.L) 今天宣布,推出新的优化设计套件 (DOK),可为客户在使用其 GPU、CPU 和其他 IP 内核系列的产品时,提供最佳功耗、性能和面积 (PPA) 的灵活性。Imagination DOK 包含优化的参考设计流程、合作伙伴提供经过调校的资源库、以及特征化的
新思科技(Synopsys)近日宣布,为协助各式处理器核心的优化设计实作,将扩充DesignWare双重嵌入式存储器(Duet Embedded Memory)以及逻辑库IP(Logic Library IP)之产品组合,成为新的DesignWare HPC(高效能核心)设计套件(Design Kit),其内容还包含高速及高密度存储器实体(memory instance)和标准元件库(cell l
2013 年 6 月 27 日,北京讯 日前,德州仪器 (TI) 宣布推出最新 SafeTI™ 编译器资质审核套件,进一步丰富其 SafeTI™ 设计套件。
FPGA巨头殊死战愈演愈烈。Altera近来频频加码先进制程投资,并发动IP厂购并攻势,全面向FPGA龙头赛灵思宣战;对此,赛灵思也正面迎战,透过新一代设计套件,加速旗下28纳米制程SoC FPGA开发时程,以持续扩大市场占有率,严防Altera坐大。
中国北京,2013年4月8日—— All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布, 其业界首款可编程SoC级增强型Vivado™设计套件的最新版本在生产力方面进行了两大改进。Vivado设计套件2013.1版本新增了一款以IP为中心的设计环境,用以加速系统集成;而其提供的一套完整数据库,则可加速C/C
Xilinx公司宣布了两个主要的生产力的发展作为一种新的主要版本的Vivado设计套件,可编程行业的第一个soc强度设计套件。2013.1版本的Vivado设计套件包括一个新的ip为中心的设计环境,加速时间系统集成和一组全面的图书馆加速C / c++的系统级设计和高级合成(HLS)。
Maxim Integrated Products, Inc. (NASDAQ: MXIM)推出单芯片、多标准、RF至比特流(RF to Bits®)小蜂窝无线收发器MAX2580*。该高集成度方案仅需极少的外部元件即可实现全频段、多模式、多入多出(MIMO)无线设计。MAX2580设计套件还包含完整的系统级参考设计,加速产品上市进程。该款RF收发器是移动运营商计划部署下一代异构网络(He
All Programmable技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX) )日前宣布推出Vivado设计套件的WebPACK版本,使设计人员能够立即免费获得业界首款SoC级的设计环境的器件专用版。
All Programmable技术和器件的领先企业赛灵思公司今天宣布推出Vivado设计套件的WebPACK版本,使设计人员能够立即免费获得业界首款SoC级的设计环境的器件专用版。WebPACK版本随Vivado设计套件2012.4版的发布而推出,可提供与Vivado设计套件设计版本相同的以IP和系统为中心的设计流程,集成和实现速度比其它可选方案快4倍之多。
11月5日,在赛灵思媒体见面会上,赛灵思公司全球高级副总裁,亚太区执行总裁汤立人分享了Xilinx 继续领先一代的20nm 产品战略,“此外,下一代FPGA及第二代SoC和3D IC将与Vivado设计套件‘协同优化’,为行业提供最具吸引力的ASIC和ASSP可编程替代方案。”