有关“设计流程”的最新话题,搜索4 次
耕于高压集成电路(IC)高能效功率变换领域的知名公司Power Integrations(纳斯达克股票代号:POWI)和致力于通过简化设计流程重新定义电子产品设计方式的公司SnapMagic今日宣布,Power Integrations强大的在线设计工具PI Expert™现在已具备电路原理图和网络表导出功能,这一改进得益于SnapMagic全新的电路原理图导出技术。
雅特生科技 (Artesyn Embedded Technologies) 宣布推出一套名为Config ProÔ 的在线电源配置程序,让客户可以从三百多万个不同组合之中挑选一个最理想的可配置电源方案。
小数分频频率合成器在测试时必须外接一个环路滤波器电路与压控振荡器才能构成一个完整的锁相环电路。其外围电路中环路滤波器的设计好坏将直接影 响到芯片的性能测试。以ADF4153小数分频频率合成器为例,研究了其外围环路滤波器的设计方法,给出了基于芯片测试的环路滤波器设计流程,并进行了验 证测试。
首先介绍了永磁同步电机伺服控制器的基本功能及控制原理,并以STM32F407为基础进行了小功率的伺服控制器设计,详细讲述了伺服控制器的软、硬件的具体设计流程及其实现方式。并通过意法半导体公司提供的相关软件设计工具快速、有效地完成伺服控制器的设计、调试。
许多较老的单片降压型开关调整器采用了片上反馈环路补偿。尽管这有助于实现非常简单的设计流程,但是,它通常不容许对环路动态特性进行最优化。结果就是需要选择功率路径元器件以适应反馈环路的要求,一般来说,这是达不到最优化的安排。
本文简要介绍了FIR数字滤波器的结构特点和基本原理,提出基于FPGA和DSPBuilder的FIR数字滤波器的基本设计流程和实现方案。
2013 年 8 月 22日 —— 领先的多媒体、处理器、通信和云技术提供商 Imagination Technologies (IMG.L) 今天宣布,推出新的优化设计套件 (DOK),可为客户在使用其 GPU、CPU 和其他 IP 内核系列的产品时,提供最佳功耗、性能和面积 (PPA) 的灵活性。Imagination DOK 包含优化的参考设计流程、合作伙伴提供经过调校的资源库、以及特征化的
【中国,2013年8月15日】——全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)与上海华力微电子有限公司,今天共同宣布华力微电子基于Cadence ® Encounter® 数字技术交付出55纳米平台的参考设计流程。从现在起,华力微电子首次在其已建立的55 纳米工艺平台上实现了从 RTL到GDSII的完整流程,它也是Cadence与上海华力紧密合作的结